PG电子计算机组成原理计算机的逻辑部件(详细分析“逻辑”共64张)本位两个二进制数 Xn,Yn 低一位送上的进位信号 C n-1; 两个输出: 本位和 Fn ,往高一位的进位信号 Cn。
减法:计算机中没有专门用于减法的减法器, 因为减法运算也是使用加法器电路实现。 例如:A 减 B 等于 A 加 B 的 反
组合逻辑电路的输出状态只取决于当前输入信号的状态,与过去输 入信号的状态无关,即电路没有记忆功能。
超前进位加法器(当前计算机中使用的) 从加快进位信号的传送速度考虑,可以实现多位的并行进位。 即各位之间几乎同时产生送到高位的进位输出信号。
将n个一位全加器相连可得n位加法器,完成对多位数的相加运算PG电子(中国)官方网站。 各数据位之间的进位信号是串行传送的PG电子(中国)官方网站,被称为串行进位。 本位全加和Fi 必须等低位进位Ci-1 来到后才能进行; 因此,当加法器的位数较多时,会使加法运算的速度大大降低。
最基本的记忆电路是触发器。(电平触发器,边沿触发器等) 由基本的触发器可以构成寄存器,计数器等部件。
从逻辑部件的集成度和功能情况区分,组合和时序电路又分为: 低集成度电路:晶体管数量比较少PG电子(中国)官方网站,只提供专用功能的器件;